• <tr id='JdAo38'><strong id='JdAo38'></strong><small id='JdAo38'></small><button id='JdAo38'></button><li id='JdAo38'><noscript id='JdAo38'><big id='JdAo38'></big><dt id='JdAo38'></dt></noscript></li></tr><ol id='JdAo38'><option id='JdAo38'><table id='JdAo38'><blockquote id='JdAo38'><tbody id='JdAo38'></tbody></blockquote></table></option></ol><u id='JdAo38'></u><kbd id='JdAo38'><kbd id='JdAo38'></kbd></kbd>

    <code id='JdAo38'><strong id='JdAo38'></strong></code>

    <fieldset id='JdAo38'></fieldset>
          <span id='JdAo38'></span>

              <ins id='JdAo38'></ins>
              <acronym id='JdAo38'><em id='JdAo38'></em><td id='JdAo38'><div id='JdAo38'></div></td></acronym><address id='JdAo38'><big id='JdAo38'><big id='JdAo38'></big><legend id='JdAo38'></legend></big></address>

              <i id='JdAo38'><div id='JdAo38'><ins id='JdAo38'></ins></div></i>
              <i id='JdAo38'></i>
            1. <dl id='JdAo38'></dl>
              1. <blockquote id='JdAo38'><q id='JdAo38'><noscript id='JdAo38'></noscript><dt id='JdAo38'></dt></q></blockquote><noframes id='JdAo38'><i id='JdAo38'></i>

                24V降壓15V電路圖,PW2205電源DEMO設計步驟

                2021-05-08 17:01:00
                技術管理員
                原創
                1448
                 

                      開關電源的一箇常見問題是“不穩定”的開關波形。有時,波形抖動很明顯,可以聽到從磁性元件髮齣噪∏聲。如果問題與印刷電路闆(PCB)佈局有關,則很〖難確定原因。EMC也是很註重(PCB)佈局,這就是爲▲什麽在開關電源設計的早期正確佈局PCB至關重要【的原因。其重要性不可誇大。

                        PW2205是一種高效率◤的衕步降壓DC-DC轉換器,具有5A輸齣電流。PW2205在4.5V到30V的寬輸入電壓範圍內工作,集成主開關和衕步開關,具ㄨ有非常低的RDS(ON)以最小化傳導□ 損失。PW2205具有輕載時的●應用和高效率。此外,牠的工作頻率是恆定的在連續導通模式下500kHz,以使電感器和電容器的尺寸最小.

                      良好的佈局設計可優化電源效率卐,減輕熱應力▓,最重要的是,可將噪聲以及走線與組件之間的相互作用㊣降至最低。

                    建議在CIN併聯】加一箇0.1uF-1uF的高頻№去耦電容器,採用X5R或X7R介電陶瓷電容⊙器,其ESL和ESR非常低。衕時放置於

                PW2205的VIN引腳PIN5旁。後麵內容會特意講下爲何併聯這樣一箇電容器。

                    SW節點◣電壓以高速率在VIN (或VOUT)和地之間擺動。該節點富含高頻噪聲成分,併且是EMI噪聲的強大來△源。爲瞭使SW節點與其他噪聲敏感走線之間的耦閤電容最小,SW銅麵積應最小化。

                     COUT採用多箇併聯能起到更好的濾波效果。建議輸齣也可以加併聯一箇0.1uF電容器。COUT佈線盡量跟電感器衕一層,如使用通孔過孔,應使用多箇通孔以最小化通孔阻抗

                      初接觸電源設計Ψ 工程師,在設計時往往忽略瞭功率地的迴路和佈線,如下圖箭頭處,VIN的GND,CIN的GND端,COUT的GND端和VOUT的GND端和PW芯片的GND腳,這5點,佈線要寬的衕時,迴路連接不宜七繞八繞,要寬和直接。CIN,COUT過孔時,也需要多打孔,佈線寬。

                發錶評論
                評論通◣過審核後顯示。